'

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 8.1.

Понравилась презентация – покажи это...





Слайд 0


Слайд 1

Kapitel 8: Organisationsplan eines Von-Neumann-Rechners


Слайд 2

Ubersicht Einfuhrung Die Arbeitsweise einer Zentraleinheit (CPU) Der Speicher Die E/A-Einheit. Das Konzept des Interrupts Busse Klassifikation von Von-Neumann-Rechnern


Слайд 3

8.1 Struktur eines Von-Neumann-Rechners.


Слайд 4

8.2 Struktur einer CPU.


Слайд 5

8.3 Speicherhierarchie.


Слайд 6

8.4 Organisation einer I/O-Einheit.


Слайд 7

8.5 Zweibussystem.


Слайд 8

8.6 Variante des Zweibussystems.


Слайд 9

8.7 Dreibussystem mit PCI- und ISA-Bus. Prozessor Cache Hauptspeicher Systembus (z.B. 66 MHz, 64 Bit) Platten- Controller Grafik- Controller PCI North Bridge PCI-Bus (z.B. 33 MHz, 32 Bit) E/A-Gerate ISA South Bridge ISA-Bus (z.B. 8 MHz, 16 Bit)


Слайд 10

8.8 Vernetzte Rechnerkonfiguration mit Servern.


Слайд 11

8.9 Request-Reply-Prinzip.


Слайд 12

8.10 Akkumulator-Architektur.


Слайд 13

8.11 Stack-Architektur.


Слайд 14

8.12 Register-Speicher-Architektur.


Слайд 15

8.13 Register-Register-Architektur.


×

HTML:





Ссылка: