FQPFMP Всего сотрудников 25 Научных сотрудников 9 Из них кандидатов наук 1 Инженеров 10 Техников 6 Женщин 9 Мужчин 16 Средний возраст, лет 56.5 Находящихся.


Презентация изнутри:

Слайд 0


Слайд 1

FQPFMP Лаборатория радиоэлектроники - 2011


Слайд 2

Структура Лаборатории радиоэлектроники - 2011


Слайд 3

1. CMS-EMU Track Finder : Головцов В.Л., Уваров Л.Н. FQPFMP Основные тематические группы - 2011 5. TS Initial Спириденков Э.М., Грузинский Н.В., Яцюра В.И. Уваров С.Л., Неустроев П.В. Денисов А.С. Поляков В.В. 4. HV Systems Волков С.С., Исаев Н.Б., Сергеев Л.О. Бондарев С.В., Мыльникова А.В. Орищин ЕМ. 2. ATLAS-TRT Self Trigger: Головцов В.Л., Уваров Л.Н., Яцюра В.И., Грузинский Н.В. 3. СROS3 Readout ( LAND, SC150/ HISP,TS…) Головцов В.Л., Уваров Л.Н., Яцюра В.И. Спириденков Э.М., Уваров С.Л., Лобачёв Е.А.


Слайд 4

Track Finder разработан для мюонного триггера CMS. Реализован как 12 Процессоров, каждый из которых идентифицирует до 3 лучших мюонных треков в 60-градусном азимутальном секторе. Анализирует входные примитивные треки (сегменты) от индивидуальных камер, восстанавливает полные треки по четырём камерам, измеряет поперечный импульс Pt 1999-2001- выпуск первого Прототипа (SP01), отладка и тест Август 2001 : новое идеологическое решение – реализация второго прототипа Процессора на одной сверхбольшой микросхеме FPGA. Кардинальное улучшение характеристик 2002-2003 – выпуск второго Прототипа (SP02) отладка и тест 2005 – выпуск пилотной серии SP05 и массовое производство SP05 2004 – выпуск третьего Прототипа (SP04), отладка и тест FQPFMP 2006 – отладка и тест Модулей SP05, связь с DAQ, развитие Firmware 2007 - 2008 – отладка в составе распределённого мюонного триггера, связь с DAQ, DT, GMT, развитие Firmware, пробный пучковый запуск 2009 – модификация Firmware, подготовка к пучковому запуску в составе распределённого мюонного триггера, первые пучковые данные Серийные модули Процесcора 2010 – набор данных 7 ТэВ, развитие Firmware, модификация Software 2011 – продолжение набора данных 7 ТэВ, развитие Firmware, модификация Software Track Finder History 1999-2011


Слайд 5


Слайд 6


Слайд 7

FQPFMP Hardware<->emulator disagreement less then 0.15% Track Finder DQM&Efficiency - 2011


Слайд 8


Слайд 9

350 848 Drift Tube Channels Barrel ATLAS-TRT Subsystem TRT-TTC Self Trigger End-cap TTC Regional Track Finder L1 Global Track Finder 6U VME Crate 1856 «Fast OR» Signals TB1 Local Track Segment TF1 TF8 TS 48 TRT-TTC Modules ATLAS Self Trigger - 2011 Физические задачи: Реакции pp>ppe+e- с экстремально малым переданным импульсом. Поперечное сечение этого процесса может быть посчитано с достаточно высокой точностью, что позволит измерить светимость установки ATLAS при работе ускорителя LHC с точностью в несколько процентов. Поиск сильно ионизирующих частиц, таких как магнитный монополь, Q-balls etc Триггер по множественности в центральной области. А также - отладка работы детектора TRT в режиме самозапуска при регистрации частиц космического излучения. DAQ TB8 TB41 TB48


Слайд 10


Слайд 11

Receives 40 (36) Fast OR signals from TRT-TTC module Provides alignment and digitizing of Fast OR signals by Clob Clock, which come from AST_TF board Provides primitive coincidence logic for geometrical zone, limited by 40 (36) FOR signals Translates 20 bits as 2 best segments to TF Module by two Serializers Programmable Delay FIFO 5 ns step, 256 step range Programmable Gate FIFO 25 ns step, 16 step range Main FPGA Input Connector Serializer/ Deserializer Output Connector Self Trigger Transition Board – AST_TB


Слайд 12


Слайд 13


Слайд 14


Слайд 15

В экспериментальных установках применяется 4 разновидности систем CROS3 CROS3 Комплекс Систем Считывания PWC DC Concentrator L1_0 Preamp/ Digitizer L0 Concentrator L1_1 PCI System Interface/ Buffer L2 DAQ Trigger L1 TTC DC


Слайд 16


Слайд 17


Слайд 18

16 – Channel Amplifier/Digitizer: Based on discrete elements + FPGA * Peaking time 7 ns * Operational Threshold ?15 fC * ADC per channel 10 bit resolution * Programmable Delay 10 ns step * Time measurement 2.5 ns step CCB_B Concentrator : * 16 In-Out LVDS Serial Links 100 Mb/ s rate * Optical Finisar 2.1 GB/s Transceiver * Power Consumption ~300 mW CSB_B System Interface/ Buffer: * PCI 32-bit Interface * Trigger LVDS Input * Optical Finisar 2.1 GB/s Transceiver * Power Consumption ~300 mW * Digitizing Clock 100 MHz 2010 – 48 канальная система изготовлена и установлена на камере LHCb 2011 – эксплуатация системы 16- Channel Amplifier 4- Channel Digitizer Система считывания CROS3_L


Слайд 19


Слайд 20


Слайд 21


Слайд 22


Слайд 23

CMS/ LHCb HV History 2006- 2007: Производство 2000 каналов Системы (LHCb ~ 50%) и Устройства Параллельного Подключения Камер Октябрь 2005: Выигрыш тендера у CAEN на производство системы в 2000 каналов для LHCb 2008: Установка и отладка Системы в ЦЕРНе Головной Дистрибьютор Удалённый Дистрибьютор Интерфейсная Карта 2009 -2010 : Отладка на пучке, производство дополнительно 200 каналов Системы Создание программного обеспечения для уточнения калибровочных таблиц 2004- 2006: Производство 11000 каналов Системы UFL/PNPI CMS Июнь 2003: Выигрыш тендера у CAEN на производство системы в 11000 каналов для CMS 2006- 2007: Установка и отладка Системы в ЦЕРНе 2011 -2012 Производство второй очереди Системы LHCb на 2000 каналов (10 Головных Дистрибьюторов, 56 Удалённых Дистрибьюторов)


Слайд 24

Заключение CROS3,4 , Self Trigger, HV, April Thesis ... Track Finder С наступающим Новым Годом!


×

HTML:





Ссылка: