'

Тема: Триггер и сумматор

Понравилась презентация – покажи это...





Слайд 0

Тема: Триггер и сумматор


Слайд 1

Сумматор двоичных чисел Полусумматор. При сложении двух двоичных цифр образуется сумма в данном разряде и при этом возможен перенос в старший разряд. Таблица сложения одноразрядных двоичных чисел с учетом переноса в старший разряд выглядит следующим образом


Слайд 2

Перенос можно реализовать с помощью операции логического умножения: р = А & В. Для определения суммы можно применить следующее логическое выражение: S = (А v В) & (А & В). Построим схему полусумматора А В


Слайд 3

Полный одноразрядный сумматор 11111 10101 11111 110100 + pipi-1 an………aiai-1…a0 bn………bibi-1…b0 Sn+1Sn…SiSi-1…S0 + P=(A&B)+(A&P0)+(B&P0) S=(A+B+P0)&P S=(A+B+P0)&P0+(A&B&P0)


Слайд 4

P=(A&B)+(A&P0)+(B&P0) S=(A+B+P0)&P S=(A+B+P0)&P0+(A&B&P0) Построим схему сумматора


Слайд 5

Многоразрядный сумматор процессора состоит из полных одноразрядных сумматоров. На каждый разряд ставится одноразрядный сумматор причем выход (перенос) сумматора младшего разряда подключен ко входу сумматора старшего разряда.


Слайд 6

Триггер. Важнейшей структурной единицей оперативной памяти компьютер, а также внутренних регистров процессора является триггер. Триггер может находиться в одном из двух устойчивых состояний, что позволяет запоминать, хранить и считывать 1 бит информации.


Слайд 7

Схема триггера: Для записи 1 бит на вход S подается 1, на выходе Q в этом случае устанавливается 1. этот сигнал будет устойчиво хранится в триггере. Для того чтобы сбросить бит данных и подготовиться к новому биту на вход R подается 1 и триггер возвратиться к состоянию 0


Слайд 8

Задание Построить функциональные схемы для логических выражений: (А+В)С А В +СА А(А+В+С) На дом: выучить конспект наизусть


×

HTML:





Ссылка: